設計帶通濾波器,有時的話為什麼不直接設計帶通濾波器而是轉而設

2021-04-19 18:52:08 字數 583 閱讀 7676

1樓:匿名使用者

一個高通一個低通是帶阻濾波器吧,也可以把它理解成一種帶通濾波器

我做的一個帶通濾波電路

2樓:匿名使用者

你的帶通濾波器的諧振頻率不是1k吧,應該是10k,所以1k的訊號不能通過這個濾波器,而它的10倍諧波卻能通過濾波器使你得到了這個測量結果。

3樓:匿名使用者

元器件的誤差 這個沒辦法 只能慢慢調 你這才多少 我都是十六介濾波 尤其是電容 實際的值差太大了 還有就是那個pcb板子 很多都是干擾 加個運放環

4樓:青川小舟

請說明你設計的帶通濾波器通帶下限頻率和上限頻率各是多少?你的實際設計肯定不合你的要求,因為顯然實際電路低通截止頻率和高通截止頻率相同了......

應該讓高通的截止頻率低,低通的截止頻率高才對。

5樓:鸞膠續絃

輸出的訊號可能不是原訊號得來的,是不是電路中有自激振盪,濾波電路屬於線性系統,不會改變訊號的頻率的。或許原來的訊號被衰減了,再仔細檢查下電路,最好知道電路的原理。

濾波器Q值是什麼,濾波器的品質因數Q是什麼?

對於濾波器q值分許多種類 零件的q值,線路的q值 這麼說吧,例如你需要做一個帶通濾波器 是1khz,q 1khz bw 其中bw是頻寬,bw是上限減去下限 濾波器的品質因數q是什麼?品質因子或q因子是物理及工程中的無量綱引數,是表示振子阻尼性質的物理量,也可表示振子的共振頻率相對於頻寬的大小,高q因...

如何用基於FPGA設計FIR數字濾波器??

小哥,弄到了也發我一份唄。請教些關於fir濾波器的fpga實現中遇到的一些問題 1 理論上大於10m就ok了,但是實際中肯定要留有餘量的,40m可以,主要看你的主頻能做到多少了。2 不管是正數還是負數,在fpga中最好都用補碼錶示。3 截位當然是截斷最低的位,高位截斷了資料就錯了。還有問題就是你這樣...

提高開關頻率為什麼可以減小濾波器的體積和重量

濾波器是旁路電容.電容對高頻的容抗更小,就是說同樣的電容,過濾高頻的能力更強.所以提高開關頻率為什麼可以減小濾波器的體積和重量 因為感抗公式xl l 2 fl 要得到相同的感抗 更高的頻率 可以使用更小的電感 也就是電感的圈數越少 體積和重量就小了 在濾波器中一般存在兩種電子元件 電感和電容。電感的...